Enerji Sistemleri Mühendisliği (İngilizce) | |||||
Lisans | TYYÇ: 6. Düzey | QF-EHEA: 1. Düzey | EQF-LLL: 6. Düzey |
Ders Kodu: | EEE459 | ||||||||
Ders İsmi: | Very Large Scale Integrated Circuits | ||||||||
Ders Yarıyılı: | Güz | ||||||||
Ders Kredileri: |
|
||||||||
Öğretim Dili: | EN | ||||||||
Ders Koşulu: | |||||||||
Ders İş Deneyimini Gerektiriyor mu?: | Hayır | ||||||||
Dersin Türü: | Zorunlu Ders | ||||||||
Dersin Seviyesi: |
|
||||||||
Dersin Veriliş Şekli: | Yüz yüze | ||||||||
Dersin Koordinatörü: | Doç. Dr. ÖMER CİHAN KIVANÇ | ||||||||
Dersi Veren(ler): |
Dr. BİLİNMİYOR BEKLER |
||||||||
Dersin Yardımcıları: |
Dersin Amacı: | The course is designed to give the student an understanding of the different design steps required to carry out a complete digital VLSI (Very-Large-Scale Integration) design in silicon |
Dersin İçeriği: | This is an introductory course which covers basic theories and techniques of digital VLSI design in CMOS technology. In this course, we will study the fundamental concepts and structures of designing digital VLSI systems include CMOS devices and circuits, standard CMOS fabrication processes, CMOS design rules, static and dynamic logic structures, interconnect analysis, CMOS chip layout, simulation and testing, low power techniques, design tools and methodologies, VLSI architecture. |
Bu dersi başarıyla tamamlayabilen öğrenciler;
|
Hafta | Konu | Ön Hazırlık |
1) | Introduction and overview | Yok |
2) | Circuits, fabrication, and layout | Yok |
3) | CMOS transistor theory | Yok |
4) | Non-ideal transistor characteristics | Yok |
5) | DC and transient response | Yok |
6) | Logical effort | Yok |
7) | Interconnect engineering | Yok |
8) | Simulation | Yok |
9) | Combinational circuit design | Yok |
10) | Circuit families | Yok |
11) | Sequential circuit design | Yok |
12) | Adders | Yok |
13) | Datapath functional units | Yok |
14) | Memories | Yok |
Ders Notları / Kitaplar: | Weste & Harris, CMOS VLSI Design: A Circuits and Systems Perspective, 3rd ed, Addison Wesley, 2005 |
Diğer Kaynaklar: | Weste & Harris, CMOS VLSI Design: A Circuits and Systems Perspective, 3rd ed, Addison Wesley, 2005 |
Ders Öğrenme Kazanımları | 1 |
2 |
---|---|---|
Program Kazanımları | ||
1) Kapatılan Bölüm |
Etkisi Yok | 1 En Düşük | 2 Düşük | 3 Orta | 4 Yüksek | 5 En Yüksek |
Dersin Program Kazanımlarına Etkisi | Katkı Payı | |
1) | Kapatılan Bölüm |
Ders | |
Laboratuvar | |
Ödev | |
Proje Hazırlama |
Yazılı Sınav (Açık uçlu sorular, çoktan seçmeli, doğru yanlış, eşleştirme, boşluk doldurma, sıralama) | |
Ödev | |
Bireysel Proje |
Yarıyıl İçi Çalışmaları | Aktivite Sayısı | Katkı Payı |
Devam | 42 | % 0 |
Projeler | 1 | % 30 |
Ara Sınavlar | 1 | % 30 |
Final | 1 | % 40 |
Toplam | % 100 | |
YARIYIL İÇİ ÇALIŞMALARININ BAŞARI NOTU KATKISI | % 60 | |
YARIYIL SONU ÇALIŞMALARININ BAŞARI NOTUNA KATKISI | % 40 | |
Toplam | % 100 |
Aktiviteler | Aktivite Sayısı | Süre (Saat) | İş Yükü |
Ders Saati | 14 | 3 | 42 |
Proje | 1 | 24 | 24 |
Ödevler | 2 | 16 | 32 |
Ara Sınavlar | 1 | 16 | 16 |
Final | 1 | 24 | 24 |
Toplam İş Yükü | 138 |